Dolphin Smash

软件截图:
Dolphin Smash
软件详细信息:
版本: 5.20.1
上传日期: 20 Feb 15
许可: 免费
人气: 111

Rating: nan/5 (Total Votes: 0)

海豚粉碎是PCB及IC设计自由混合信号和多语言仿真器。它扩展了其功能的混合信号灵敏度分析和代码覆盖率,以识别电路弱点的DFM意识的设计和检测测试平台虚拟瑕疵。

什么是新的本新闻稿中:

  • 在该版本改善了大型的Verilog文件加载运行时与港口的重要数量和实现支持.malias指令的一个别名分配给一个模型或子电路的名称,连同一些细微的修改。

什么是5.19.0版本,新的

  • 在这个版本实现了以行为模型的实例化重大改进(HDL / HDL-AMS)在SPICE网表混合宏模型,更好的多线程能力来提高模拟设计的瞬态仿真速度,蒙特卡洛和扫描分析的逻辑设计,域着色观众与相位和幅度观看。模型的Verilog-A模型铸造,.NRT的等价波形之间的检查,并确定一个目录重定向所有输出文件的能力。

什么是5.18.0版本,新的

  • 在该版本实现了重大的改进,其中域着色极点/零点位置,一个.PZ指令的极点/零点分析,支持.wav文件的输出中的逻辑设计,和CCS分割提取处理功能的第一近似值。

什么是5.17.0版本,新的

  • 在该版本实现了重大的改进,包括扩展断言为基础验证(ABV)用的SystemVerilog断言(SVA),符合的Verilog-AMS wreal为实值模型(RVM),增加的Verilog-HDL和Verilog-A语言遵从性,功能完善的HSpice兼容.IF,.ELSIF,.ELSE, .ENDIF条件生成报表,并加速电路负载,蒙特卡洛和扫描分析。

什么是5.16.2版本,新的

  • 在这个版本提供了一个显著的速度增加的负载SPICE的库文件和电路,特别是显著在速度较慢的网络磁盘访问文件时。
  • 在一些小的改进和修正也发了言。

什么是5.15.2版本,新的

  • 在许多缺陷修正和一些小的改进实施了。

什么的5.15.1版本是新的

  • 在SMASH - 浏览器:
  • 附件:
  • 在增加了一个菜单“全部折叠”和“开展的所有”在文本编辑器项目(DDIsa05778 - SMASH 5.15.0)。
  • 新增了&QUOT一个选项;添加的痕迹"对话框,允许跟踪逻辑向量模拟图(DDIsa05953 - SMASH 5.15.0)作为无符号值。

  • 在电路板上,允许删除近期电路(DDIsa05981 - SMASH 5.15.0)
  • 添加右键菜单项。
  • 添加菜单项来显示/隐藏左侧和底部面板而以前只能通过双击该
  • 完成
  • 在分路器(DDIsa06032 - SMASH 5.15.1)。
  • 在实施导出应用程序安装到电路目录和电路CON组fi guration与Preferences对话框(DDIsa06034 - SMASH 5.15.1)的编辑。
  • 在实现一个Tcl脚本与电路注册电路特定网络ç钩子函数(DDIsa06098 - SMASH 5.15.1)相关联的可能性。
  • 在模拟器控制的处理得到改进网络文件更新,使原有的网络文件不被损坏时,有没有剩余空间
  • 在磁盘(DDIsa06209 - SMASH 5.15.1)
  • 在莫迪科幻阳离子:
  • 在莫迪网络版FFT对话框的处理,以允许负时间特定网络阳离子(DDIsa04663 - SMASH 5.15.0)

  • 运行时,
  • 在莫迪网络版SMASH在Linux嵌入式葡萄酒构建以消除发出了无数的Xlib错误信息
  • 在Cygwin的X服务器上显示(DDIsa05532 - SMASH 5.15.0)
  • 在实现一个默认的温度等于25摄氏度的HSPICE FL avor时选择(DDIsa05790 - SMASH 5.15.0)。
  • 在莫迪网络版一代的工作点连接的文件,这样的逻辑相关的数据是不是默认的输出,并且可以通过启用
  • 在应用程序首选项(DDIsa05154 - SMASH 5.15.1)。
  • 在莫迪网络编的指令“.AC'和'.NOISE”的“OP”参数,它应该具有相同的默认值(DDIsa06037 - SMASH 5.15.1)。
  • 修正embeddedWinelib允许加载网络莱与Linux下很长的路径名(DDIsa06193 - SMASH 5.15.1)。
  • 在错误科幻星:
  • 在SMASH,以便能够负载电路需要超过600 Mb的内存分配的修正版本酒(DDIsa05525 - SMASH 5.15.0)。
  • 在内部VHDL-AMS的数量在添加跟踪对话框修正的显示(DDIsa06096 - SMASH 5.15.1)。
  • 在“.TRACE”指令,它不应该是案件的波形“ONOISE”敏感期间噪声分析的修正处理(DDIsa06106 - SMASH 5.15.1)。
  • 在更正后导出音频网络莱从"音频文件..."对话框这是中止并显示错误消息(DDIsa06117 - SMASH 5.15.1)
  • 修正SNR和THD计算从.FFT在一个通用的窗口中执行时,将导致网络连接文件(DDIsa06192 - SMASH 5.15.1)。
  • 在FFT波形校正处理,从* .fft.amf在普通窗口,以便它们将被锁定在-400dB,而不是-300dB(DDIsa06240 - SMASH 5.15.1)。
  • 检查更新修正处理,这可能会导致SMASH崩溃的空变项的存在(DDIsa06242 - SMASH 5.15.1)。
  • 修正波形叠加这是逻辑模拟禁用(DDIsa06258 - SMASH 5.15.1)
  • 修正值的万亿显示器(DDIsa06264 - SMASH 5.15.1)。
  • 在SMASH - 批次:
  • 附件:
  • 在实现一个Tcl脚本与电路注册电路特定网络ç钩子函数(DDIsa06098 - SMASH 5.15.1)相关联的可能性。
  • 在莫迪网络阳离子
  • 修正embeddedWinelib允许加载网络莱与Linux下很长的路径名(DDIsa06193 - SMASH 5.15.1)。
  • 在错误科幻星:
  • 在SMASH,以便能够负载电路需要超过600 Mb的内存分配的修正版本酒(DDIsa05525 - SMASH 5.15.0)。
  • 在SMASH - 内核
  • 附件:
  • 在与HSPICE兼容实现支持指令“。选项TNOM = VAL'(DDIsa05531 - SMASH 5.15.0)。
  • 在使用的内部二进制仿真模型(BSM)技术(DDIsa05602 - SMASH 5.15.0)C-逻辑模型中实现操作。
  • 在实施分号的支持“;”在网上为PSPICE FL avor(DDIsa05769 - SMASH 5.15.0)注释字符。
  • 在改进使用的FFT的DC提取(DDIsa05774 - SMASH 5.15.0)。
  • 在实现一个默认的温度等于25摄氏度的HSPICE FL avor时选择(DDIsa05790 - SMASH 5.15.0)。
  • 在加速的FL attened SPICE网表(DDIsa05791 - SMASH 5.15.0)的加载。
  • 添加" LANG ="选项​​给.LIB指令,以允许指定的硬件描述语言(DDIsa05895 - SMASH 5.15.0)。
  • 在2010年9月30日第10页/ 23SMASH 5.15.1,守财奴2.4.1及调酒器5.15.1新功能
  • 在实现改善SPICE分析,加速解析,并提供更好的错误报告,包括网络文件和行号(DDIsa01619 - SMASH 5.15.1)。
  • 在改进一些PSPICE模型通过在工作点和瞬态分析,提高非无限(NAN)值的检测融合(DDIsa03199 - SMASH 5.15.1)。
  • 在.INCLUDE指令的子电路的HSPICE兼容性(DDIsa04326 - SMASH 5.15.1)实现的SPICE解析。
  • 在.LIB指令的子电路的HSPICE兼容性(DDIsa05538 - SMASH 5.15.1)实现的SPICE解析。
  • 在每个电路CON组fi guration喜好(DDIsa06035 - SMASH 5.15.1)实现的处理。
  • 在实现一个Tcl脚本与电路注册电路特定网络ç钩子函数(DDIsa06098 - SMASH 5.15.1)相关联的可能性。
  • 在模拟器控制的处理得到改进网络文件更新,使原有的网络连接时,有没有剩余空间的磁盘(DDIsa06209 - SMASH 5.15.1)文件不被损坏。
  • 在莫迪科幻阳离子:
  • 在莫迪网络版模拟仿真处理,停止模拟时,波形数据不能被写入二进制科幻LES,为
  • 在实例时,没有磁盘空间(如果可用)(DDIsa05907 - SMASH 5.15.0)。
  • 在更改了错误消息的警告消息时,在一个工作点分析的上电融合方法失败(DDIsa05980 - SMASH 5.15.0)。
  • 在莫迪网络使用Discovery选项(DDIsa06011 - SMASH 5.15.0)时,编为SPICE套件的限制。
  • 在莫迪网络版一代的工作点连接的文件,这样的逻辑相关的数据是不是默认的输出,并且可以通过应用程序首选项(DDIsa05154 - SMASH 5.15.1)被激活。
  • 在莫迪网络编辑逻辑信号在电路的Verilog层次连接SPICE子电路不产生不必要的接口设备(DDIsa05442 - SMASH 5.15.1)的处理。
  • 在莫迪网络编的指令“.AC'和'.NOISE”的“OP”参数,它应该具有相同的默认值(DDIsa06037 - SMASH 5.15.1)。
  • 在莫迪网络编辑编译的逻辑描述的处理,以使BSM中间连接的莱可当Verilog源代码是不可被加载(DDIsa06186 - SMASH 5.15.1)。
  • 修正embeddedWinelib允许加载网络莱与Linux下很长的路径名(DDIsa06193 - SMASH 5.15.1)。
  • 在多阻隔优化处理分配的信号在同一增量周期(DDIsa06281 - SMASH 5.15.1)。
  • 在错误科幻星:
  • 在香料的香料传递真正的参数的Verilog整型参数(DDIsa03293 - SMASH 5.15.0)时更正管理的Verilog实例。
  • 修正时,SPICE设备直接从Verilog-A的实例模拟电源的计算(DDIsa05921 - SMASH 5.15.0)。
  • 当设备信息选择器设置为QUOT修正工作点音响输出文件;所有的信息和QUOT; (DDIsa05923 - SMASH 5.15.0)。
  • 修正了该关闭与.PRINT和.PRINTALL指令电路的仿真控制网络连接文件(DDIsa05946 - SMASH 5.15.0)时出现内存泄漏。
  • 修正VEC_WRITE这是附加数据的VEC网络文件末尾的仿真运行,当多次(DDIsa06007 - SMASH 5.15.0)。
  • 修正了该关闭与.MEASURE指令电路的仿真控制网络连接文件(DDIsa06008 - SMASH 5.15.0)时出现内存泄漏。
  • 修正了当.LIB指令生成一个解析错误,可能导致SMASH冻结内存释放错误(DDIsa06017 - SMASH 5.15.0)。
  • 修正可能发生在与VHDL-AMS描述(DDIsa06021 - SMASH 5.15.0)电路的工作点分析的崩溃。
  • 修正VEC_READ VERI网络模拟模板阳离子这错了,当VOH和VOL值不匹配VIH和VIL值(DDIsa06022 - SMASH 5.15.0)。
  • 的拉普拉斯模型函数初始化校正可能是在工作点分析不正确(DDIsa06026 - SMASH 5.15.0)
  • 在其中创造了矩阵的元素,造成衔接问题(DDIsa05229 - SMASH 5.15.1)的Verilog-A的描述未使用蚊帐的修正处理。
  • 在TEMPER自动参数校正处理时运行扫描分析(DDIsa05368 - SMASH 5.15.1)。
  • 在坠毁时,“X”值没有去连接定义递增的顺序(DDIsa05969 - SMASH 5.15.1)表函数的修正处理。
  • 修正了的Verilog-A Laplace算,可能导致DIF音响culties到Fi nd为工作点(DDIsa06027 - SMASH 5.15.1)。
  • 修正依赖的Verilog科幻LES的处理包括在'include指令是由依赖管理忽略。(DDIsa06030 - SMASH 5.15.1)
  • 在逻辑信号到不再创建一个接口模块(DDIsa06052 -SMASH 5.15.1)模拟端口更正连接。
  • 在小信号波形音响莱Correctedmeasurements并添加别名formea​​sure指令音响文件的参数(DDIsa06065 - SMASH 5.15.1)。
  • 在.JITTER指令而没有被重装后的电路提取更正处理。(DDIsa06080 - SMASH 5.15.1)
  • 修正了可能发生的Verilog-A的模拟信号的初始化过程中崩溃(DDIsa06097 - SMASH 5.15.1)。
  • 的VHDL-AMS域信号这是没有更新的小信号分析时operatingpoint或瞬态分析运行网络RST(DDIsa06103 - SMASH 5.15.1)的修正处理。
  • 在“.TRACE”指令,它不应该是案件的波形“ONOISE”敏感期间噪声分析的修正处理(DDIsa06106 - SMASH 5.15.1)。
  • 特点:
  • 在更正后VCD产生网络莱这可能是不正确的,当记忆被追踪(DDIsa06108 - SMASH 5.15.1)。
  • 修正了运行在批处理模式下多工作点分析时,重定向输出到
  • 发生崩溃
  • 在网络连接文件(DDIsa06161 - SMASH 5.15.1)
  • 修正节省.FFT结果网络文件时,"平均"启用(DDIsa06171 - SMASH 5.15.1)。
  • 修正SNR和THD计算从.FFT在一个通用的窗口中执行时,将导致网络连接文件(DDIsa06192 - SMASH 5.15.1)。
  • 修正产生的运行蒙特卡罗分析(DDIsa06211 - SMASH 5.15.1),当它被保存指数偏离一个ICD文件科幻名称。
  • 在一个意想不到的DC测量结果修正显示网络连接时,运行扫描和蒙特卡罗分析乐的错误消息(DDIsa06234 - SMASH 5.15.1)。
  • 的开始与“$”字符的内部指令(DDIsa06235 - SMASH 5.15.1)内嵌意见更正的处理。
  • 在TEMPER参数.TEMP指令之间的依赖校正处理(DDIsa06245 - SMASH 5.15.1)
  • 从逻辑描述修正SPICE子电路实例化实例化多个子电路(DDIsa06248 - SMASH 5.15.1)时可能会失败。
  • 修正波形叠加这是逻辑模拟禁用(DDIsa06258 - SMASH 5.15.1)
  • 修正值的万亿显示器(DDIsa06264 - SMASH 5.15.1)。
  • 在电路网表,在某些特定网络Ç代工库网络莱发现循环库的依赖这是导致飞机坠毁的修正处理(DDIsa06276 - SMASH 5.15.1)。
  • 在SMASH - SPICE:
  • 附件:
  • 在与HSPICE兼容实现支持指令“。选项TNOM = VAL'(DDIsa05531 - SMASH 5.15.0)。
  • 在实施分号的支持“;”在网上为PSPICE FL avor(DDIsa05769 - SMASH 5.15.0)注释字符。
  • 在改进使用的FFT的DC提取(DDIsa05774 - SMASH 5.15.0)。
  • 在加速的FL attened SPICE网表(DDIsa05791 - SMASH 5.15.0)的加载。
  • 在集成SPICE设备型号PSP版本103.1(DDIsa05936 - SMASH 5.15.0)。
  • 在实现改善SPICE分析,加速解析,并提供更好的错误报告,包括网络文件和行号(DDIsa01619 - SMASH 5.15.1)。
  • 在改进一些PSPICE模型通过在工作点和瞬态分析,提高非无限(NAN)值的检测融合(DDIsa03199 - SMASH 5.15.1)。
  • 在.INCLUDE指令的子电路的HSPICE兼容性(DDIsa04326 - SMASH 5.15.1)实现的SPICE解析。
  • 在.LIB指令的子电路的HSPICE兼容性(DDIsa05538 - SMASH 5.15.1)实现的SPICE解析。
  • 在为不同的名字的Verilog-AMS连接莱constants.vams和disciplines.vams可以有(DDIsa06152 - SMASH 5.15.1)实现支持。
  • 在莫迪科幻阳离子:
  • 在莫迪网络版模拟仿真处理,停止模拟时,波形数据不能被写入二进制科幻LES,为
  • 在实例时,没有磁盘空间(如果可用)(DDIsa05907 - SMASH 5.15.0)。
  • 在更改了错误消息的警告消息时,在一个工作点分析的上电融合方法失败(DDIsa05980 - SMASH 5.15.0)。
  • 在莫迪网络编辑逻辑信号在电路的Verilog层次连接SPICE子电路不产生不必要的接口设备(DDIsa05442 - SMASH 5.15.1)的处理。
  • 在莫迪网络编的指令“.AC'和'.NOISE”的“OP”参数,它应该具有相同的默认值(DDIsa06037 - SMASH 5.15.1)。
  • 在莫迪网络版噪声源的处理,使瞬态噪声不加电期间的分析计算(DDIsa06221 - SMASH 5.15.1)。
  • 在错误科幻星:
  • 在香料的香料传递真正的参数的Verilog整型参数(DDIsa03293 - SMASH 5.15.0)时更正管理的Verilog实例。
  • 修正时,SPICE设备直接从Verilog-A的实例模拟电源的计算(DDIsa05921 - SMASH 5.15.0)。
  • 当设备信息选择器设置为QUOT修正工作点音响输出文件;所有的信息和QUOT; (DDIsa05923 - SMASH 5.15.0)。
  • 修正了该关闭与.PRINT和.PRINTALL指令电路的仿真控制网络连接文件(DDIsa05946 - SMASH 5.15.0)时出现内存泄漏。
  • 在TEMPER自动参数校正处理时运行扫描分析(DDIsa05368 - SMASH 5.15.1)。
  • 在坠毁时,“X”值没有去连接定义递增的顺序(DDIsa05969 - SMASH 5.15.1)表函数的修正处理。
  • 在小信号波形音响莱Correctedmeasurements并添加别名formea​​sure指令音响文件的参数(DDIsa06065 - SMASH 5.15.1)。
  • 在.JITTER指令而没有被重装后的电路提取更正处理。(DDIsa06080 - SMASH 5.15.1)
  • 修正的VNOISE源参数XSCALE和YSCALE解析和更新的文档(DDIsa06090 - SMASH 5.15.1)
  • 在“.TRACE”指令,它不应该是案件的波形“ONOISE”敏感期间噪声分析的修正处理(DDIsa06106 - SMASH 5.15.1)。
  • 在2010年9月30日第14页/ 23SMASH 5.15.1,守财奴2.4.1及调酒器5.15.1新功能
  • 在双极模型参数TREF这是读取开尔文,而不是摄氏修正解析(DDIsa06137 - SMASH 5.15.1)。
  • 修正了运行在批处理模式下多工作点的分析和输出重定向到某个文件时出现崩溃(DDIsa06161 - SMASH 5.15.1)
  • 修正节省.FFT结果网络文件时,"平均"启用(DDIsa06171 - SMASH 5.15.1)。
  • 修正SNR和THD计算从.FFT在一个通用的窗口中执行时,将导致网络连接文件(DDIsa06192 - SMASH 5.15.1)。
  • 修正产生的运行蒙特卡罗分析(DDIsa06211 - SMASH 5.15.1),当它被保存指数偏离一个ICD文件科幻名称。
  • 在一个意想不到的DC测量结果修正显示网络连接时,运行扫描和蒙特卡罗分析乐的错误消息(DDIsa06234 - SMASH 5.15.1)。
  • 的开始与“$”字符的内部指令(DDIsa06235 - SMASH 5.15.1)内嵌意见更正的处理。
  • 在TEMPER参数.TEMP指令之间的依赖校正处理(DDIsa06245 - SMASH 5.15.1)
  • 在单位的修正处理=多项式描述的拉普拉斯模型参数HERTZ(DDIsa06255 - SMASH 5.15.1)。
  • 在电路网表,在某些特定网络Ç代工库网络莱发现循环库的依赖这是导致飞机坠毁的修正处理(DDIsa06276 - SMASH 5.15.1)。
  • 在SMASH - 的Verilog和的Verilog-AMS:
  • 附件:
  • 在与特定范围内科幻阳离子(DDIsa00671 - SMASH 5.15.0)实现支持的Verilog-2001的参数声明。
  • 的Verilog&QUOT的实施管理; $ dist_"系统功能的概率分布(DDIsa01729 - SMASH 5.15.0)。
  • 在实现语义VERI网络阳离子的Verilog任务实现和参数(DDIsa01769 - SMASH 5.15.0)传递的值。
  • 在实现语义VERI网络阳离子的Verilog任务实现和参数(DDIsa01872 - SMASH 5.15.0)传递的值。
  • 在整数,实,实时和时间表达式类型的实现使用作为Verilog的用户任务和功能(DDIsa02157 - SMASH 5.15.0)参数。
  • 在无限添加静态和动态的检测回路中的Verilog"总是QUOT;和"永远"只含有非阻塞赋值语句(DDIsa02772 - SMASH 5.15.0)语句。
  • 在警告消息的使用真正的类型值,提供Verilog $显示系统任务的%D格式时,实现发行(DDIsa02799 - SMASH 5.15.0)。
  • 在实现支持的ANSI风格的Verilog-2001模块端口声明(DDIsa03035 - SMASH 5.15.0)。
  • 在实现支持Verilog-A的拉普拉斯模拟经营者(DDIsa03060 - SMASH 5.15.0)。
  • 在Verilog的信号强度声明特定网络阳离子(DDIsa03179 - SMASH 5.15.0)实施管理。
  • 的Verilog的变量声明块语句实现管理(DDIsa03243 - SMASH 5.15.0)。
  • 在改进了的Verilog使未声明的用户功能(DDIsa03300 - SMASH 5.15.0)时解析错误消息。
  • 在实现支持的Verilog-2001" localparam"声明(DDIsa03302 - SMASH 5.15.0)。
  • 的Verilog的变量声明中串行和并行语句块(DDIsa03358 - SMASH 5.15.0)实施管理。
  • 在实现发出警告信息时的Verilog UDP包含相互冲突的表项(DDIsa03473 - SMASH 5.15.0)。
  • 在Verilog的(非)阻塞赋值与命名块语句(DDIsa03649 - SMASH 5.15.0)在内部延迟实施处理。
  • 在改进声明和使用Verilog的几个用户任务(DDIsa03780 - SMASH 5.15.0)当编译运行。
  • 在实现支持的Verilog-2001" @ *"声明(DDIsa03845 - SMASH 5.15.0)。
  • 在串联表达与常数值被传递到Verilog任务或函数的参数(DDIsa03872 - SMASH 5.15.0)的实施管理。
  • 在实现支持的Verilog&QUOT的; @(事件表达式)"当表达式中包含运营商(DDIsa04093 - SMASH 5.15.0)。
  • 的Verilog&QUOT实现的处理;“时间表"指令与" 10S"和" 100S"单位(DDIsa04112 - SMASH 5.15.0)。
  • 在编译和阐述Verilog模型(DDIsa04173 - SMASH 5.15.0)时,发出改进的错误消息。
  • 在无限的实现静态和动态的检测回路中的Verilog"永远"声明(DDIsa04253 - SMASH 5.15.0)。
  • 在门阵列实现的Verilog的实例,其中一个连接是一个标量信号(DDIsa04689 - SMASH 5.15.0)。
  • 在升级嵌入式的Verilog解析器铺路的Verilog 2001年,的Verilog-AMS 2.3,和SystemVerilog(DDIsa04784 - SMASH 5.15.0)。
  • 在模拟的Verilog的连续赋值语句延迟值变动(DDIsa04799 - SMASH 5.15.0)期间实现操作。
  • 在实现支持位选择和部分选择上的Verilog&QUOT的;整数"在左侧的表达环境变量(DDIsa04853 - SMASH 5.15.0)。
  • 在实现支持位选择和部分选择上的Verilog&QUOT的;时间"在左侧的表达环境变量(DDIsa04854 - SMASH 5.15.0)。
  • 在与&QUOT实现支持Verilog的端口声明; tri0"或QUOT; TRI1"网络类型(DDIsa04979 - SMASH 5.15.0)。
  • 在不同但兼容的数据类型实现处理传递给Verilog的函数参数(DDIsa05053 - SMASH 5.15.0)的表达式。
  • 在改进Verilog的错误消息时制定过程中出现的连接不匹配(DDIsa05640 - SMASH 5.15.0)。
  • 的Verilog的$停止美元和音响系统光洁度任务函数语句(DDIsa05743 - SMASH 5.15.0)实现处理。
  • 特点:
  • 的Verilog的信号部分的选择作为输出端口(DDIsa05748 - SMASH 5.15.0)实际连接实现处理。
  • 在实现自卫队标注处理上的Verilog" $ setuphold"负"设置"或QUOT;持有"值(DDIsa05947 - SMASH 5.15.0)。
  • 在实现在处理多个模拟模块(DDIsa05984 - SMASH 5.15.0)的Verilog-A。
  • 在实现使用Verilog的电口连续赋值语句的左侧边(DDIsa05997 - SMASH 5.15.0)时发出错误信息。
  • 在实现支持的Verilog的寄存器声明“签署”关键字(DDIsa03766 - SMASH 5.15.1)。
  • 在使用压缩(GZIP)Verilog的延迟标注SDF网络莱实现支持。(DDIsa05504 - SMASH 5.15.1)
  • 在对Verilog PATHPULSE $参数与排拒极限实现支持(DDIsa06094 - SMASH 5.15.1)。
  • 在多线程对Verilog-AMS模拟描述(DDIsa06200 - SMASH 5.15.1)改进处理。
  • 在莫迪科幻阳离子:
  • 在删除限制到32位的二进制,八进制和十六进制文字的Verilog参数值(DDIsa01718 - SMASH 5.15.0)。
  • 在莫迪网络版的Verilog显示时间值这是仅限于32位,而现在允许64位值(DDIsa02841 - SMASH 5.15.0)。
  • 在莫迪网络版Verilog任务portsmanagement表现得像Verilog任务变量,对于"自动"风格(DDIsa03960 - SMASH 5.15.0)
  • 在Verilog模型与一个大的(如2000)号参数声明这在以前无法编译莫迪网络版编辑处理(DDIsa04122 - SMASH 5.15.0)。
  • 在Verilog模型的大(如200000)的数量语句莫迪网络版编辑处理"初始"或QUOT;总是QUOT;
  • 在块,以前失败编译(DDIsa04525 - SMASH 5.15.0)。
  • 在莫迪网络版的Verilog的模型库处理,使无效或不被支持的模型并不妨碍使用其他型号(DDIsa05604 - SMASH 5.15.0)。
  • 在莫迪网络版的Verilog的消息,这样的源代码位置发生错误可以通过点击链接显示(DDIsa05944 - SMASH 5.15.0)。
  • 在莫迪网络版一代的工作点连接的文件,这样的逻辑相关的数据是不是默认的输出,并且可以通过应用程序首选项(DDIsa05154 - SMASH 5.15.1)被激活。
  • 在莫迪网络编辑逻辑信号在电路的Verilog层次连接SPICE子电路不产生不必要的接口设备(DDIsa05442 - SMASH 5.15.1)的处理。
  • 扩展使用的Verilog mintypmax表达,使得它们并不限于参数(DDIsa06029 - SMASH 5.15.1)的值。
  • 添加在发出报告网络声明的几个变量的Verilog /导线具有相同的名称(DDIsa06040 - SMASH 5.15.1),当乐错误信息缺失的来源链接。
  • 在第17/23 9月30日,2010New特点SMASH 5.15.1,守财奴2.4.1及调酒器5.15.1
  • 在莫迪网络版关于使用默认的Verilog时间表的警告处理,使其发出只有当时间表所使用的模块(DDIsa06050 - SMASH 5.15.1)
  • 在莫迪网络编辑编译的逻辑描述的处理,以使BSM中间连接的莱可当Verilog源代码是不可被加载(DDIsa06186 - SMASH 5.15.1)。
  • 在案件未知的系统功能改进Verilog的错误信息,不支持的系统功能和不支持通话样式(DDIsa06188 - SMASH 5.15.1)。
  • 在多阻隔优化处理分配的信号在同一增量周期(DDIsa06281 - SMASH 5.15.1)。
  • 在错误科幻星:
  • 修正了崩溃,当一个Verilog的scalarmodule输入声明被重新声明为矢量线发生(DDIsa02987 - SMASH 5.15.0)。
  • 修正的检查数学运算类型(DDIsa03019 - SMASH 5.15.0)中的Verilog-A。
  • 的Verilog的信号向前声明更正处理(DDIsa03068 - SMASH 5.15.0)。
  • 在Verilog-A的修正支持无限值的参数范围内特定网络内阳离子(DDIsa03251 - SMASH 5.15.0)。
  • 在香料的香料传递真正的参数的Verilog整型参数(DDIsa03293 - SMASH 5.15.0)时更正管理的Verilog实例。
  • 的Verilog的恒定值修正2147483648处理这在以前无法编译(DDIsa03746 - SMASH 5.15.0)。
  • 修正可能出现的崩溃,由于在Verilog的模式未捕获的异常(DDIsa03931 - SMASH 5.15.0)。
  • 修正了当Verilog任务输出参数传递给子任务使得编译错误(DDIsa03963 - SMASH 5.15.0)。
  • 在包含逻辑和实际参数(DDIsa05199 - SMASH 5.15.0)的Verilog表达式覆盖率分析的修正处理。
  • 在Verilog的复制表达式修正评估,其中不变的是零(DDIsa05227 - SMASH 5.15.0)。
  • 的Verilog的变量(DDIsa05232 - SMASH 5.15.0)的前置声明更正处理。
  • 修正了崩溃,在模拟功能使用输入数组发生时,用Verilog-A。(DDIsa05431 - SMASH 5.15.0)
  • 在对Verilog端口范围(DDIsa05520 - SMASH 5.15.0)负值的修正处理。
  • 修正时,SPICE设备直接从Verilog-A的实例模拟电源的计算(DDIsa05921 - SMASH 5.15.0)。
  • 的Verilog的实际参数VHDL整数仿制药,其中值被截断而不是圆的修正分配(DDIsa05948 - SMASH 5.15.0)。
  • 在Verilog的MOS的修正行为,开关,让他们传播即使没有水平边缘出现的输入强度变化(DDIsa05949 - SMASH 5.15.0)。
  • 特点:
  • 的Verilog&QUOT的修正行为; $定妆QUOT;和" $恢复"定时检查功能可能报告模拟初始化错误行为(DDIsa05993 - SMASH 5.15.0)。
  • 修正的SPICE元isine和vsine作为LRM描述了未加载的域名(DDIsa06009 - SMASH 5.15.0)。
  • 的拉普拉斯模型函数初始化校正可能是在工作点分析不正确(DDIsa06026 - SMASH 5.15.0)
  • 修正触发在一个三角形的周期分配若干次的Verilog变量的敏感性(DDIsa04932 - SMASH 5.15.1)。
  • 在其中创造了矩阵的元素,造成衔接问题(DDIsa05229 - SMASH 5.15.1)的Verilog-A的描述未使用蚊帐的修正处理。
  • 修正了的Verilog-A Laplace算,可能导致DIF音响culties到Fi nd为工作点(DDIsa06027 - SMASH 5.15.1)。
  • 修正依赖的Verilog科幻LES的处理包括在'include指令是由依赖管理忽略。(DDIsa06030 - SMASH 5.15.1)



  • 改进:

  • 特点:

  • 附件:


  • 附件:


  • 附件:
  • 特点:



类似的软件

Piklab
Piklab

20 Feb 15

PyVISA
PyVISA

3 Jun 15

RF Toolbox
RF Toolbox

3 Jun 15

意见 Dolphin Smash

评论没有发现
添加评论
打开图片!